1. 芯片电源脚
该电源是采用了最新的离线准谐振PWM开关电源IC CQ1265RT调整的核心组成元素,它采用5引脚TO-220E形式封装,其引脚功能如下:第1脚内部开关管漏极(漏)。
2引脚接地。
3针电源VCC。
4个引脚的反馈输入端子(VFA)。
第五届引脚同步信号输入端子(同步)。
2. 芯片电源脚的电容作用
晶振全称为晶体振荡器,其作用在于产生原始的时钟频率,这个频率晶振经过频率发生器的放大或缩小后就成了电脑中各种不同的总线频率. 1,电阻:分压,限流. 2,电容:滤波,供电 3,二极管:整流,限伏 4,三极管:放大 5,晶振:产生震荡方波 详述的话电子元件作用有多种多样,不能一概而论 .如:电阻符号为R,单位欧姆,作用有分压、限流、上下拉电阻,阻抗匹配. 电容符号为C,单位法拉,常见的为Uf,作用是滤波、储能、通交流阻直流. 晶振符号一般为Y,单位为HZ,为各种芯片提供基准时钟频率。
电感符号L,单位为亨,常见标识为600R@100MHZ,即频率为100MHZ是表现的阻值为600欧。作用是滤波,通直流阻交流. 二极管符号D,主要是利用其单向导电性,可以作为稳压管。
3. 芯片电源脚接到地脚后果
LED大屏幕核心元器件是由LED灯珠及IC驱动组成,由于LED对于静电很敏感,静电过大会导致发光二极管击穿,因此安装LED大屏幕过程中必须要做好接地措施,才能避免死灯的风险。 LED大屏幕的工作电压在5V左右,一般工作电流为20毫安以下,LED的工作特性决定了它面对静电和异常电压或电流冲击的抗性十分脆弱。这就需要我们在生产和使用过程中认识到这一点,并给予足够的重视,采取有效措施对LED大屏幕进行保护。而电源接地是LED大屏幕常用的一种保护方法。 为什么电源要接地?这个和开关电源的工作模式有关,LED大屏幕开关电源是一种通过滤波―整流―脉冲调制―输出整流―滤波等一系列手段将交流(AC)220V市电转化成直流(DC)5V直流电源稳定输出的一种设备。为了保证电源AC/DC转化的稳定性,电源厂家按照国家3C强制标准在AC220V输入端的电路设计中,从火线至地线跨接一个EMI滤波电路。以保证AC220V输入的稳定性,所以所有的电源在工作是都会存在滤波漏电,单个电源的漏电流的3.5mA左右。漏电电压约为110V。在LED大屏幕不接地的情况下,漏电流不但可能引起芯片损坏或者灯管烧坏。 如果使用20个电源以上,累加的漏电流达到70mA以上。足以导致漏电保护器动作,切断供电。这个也是为什么LED大屏幕无法使用漏电保护器的原因。如果不接漏电保护而且LED大屏幕不接地,电源叠加的电流将超过人体安全电流,110V的电压足以致人死地!而接地后,电源外壳电压对人体接近0。表明电源与人体之间不存在电位差,漏电流被导入大地。所以,LED大屏幕必须接地。 但是经常有客户采用错误的接地方法为LED大屏幕接地,常见的有: 1、认为户外立柱式结构的立柱下端是与大地连接,所以不需要再做LED大屏幕接地; 2、认为电源是锁在箱体上,而箱体之间是相互用锁扣与结构连接,所以结构接地就代表电源也接地。 此两类做法存在误区,立柱是与地基的地脚螺栓保持连接,而地脚螺栓是预埋在混凝土里面的,混凝土的电阻在100-500Ω的范围内,接地电阻过高将导致漏电流泄放不及时或存在残留。箱体表面有喷涂油漆,而油漆是电的不良导体,将会导致箱体连接接地的接触不良或接地电阻升高,有可能出现电火花干扰LED大屏幕体信号。随着时间的推移,LED大屏幕箱体或结构表面将会出现氧化和锈蚀,螺丝等固定件也随着温差变化导致的热胀冷缩逐渐松动。将会导致LED大屏幕结构接地的效果减弱甚至完全失效。形成安全隐患。导致漏流触电、芯片受干扰损坏等安全事故的发生。 那么,标准的接地应该是怎样的呢?电源输入端有3个接线端子,分别是火线端子、零线端子和接地端子。正确的接地做法是使用接地专用的黄绿双色线将所有电源地线端子串接并锁紧,然后引出连接至接地端。 如果现场没有接地端子,可以连接至铁质自来水管或铁质下水管道等埋设与大地并与大地保持良好接触的管道上,为保证接触良好应在此类自然接地体上焊接接线端子,然后将地线紧锁在接线端子上,不得捆绑连接。但煤气等易燃易爆和的管道不得使用。或者现场埋设接地体。接地体可以采用角钢或者钢管,水平或者竖直埋入大地中作为简易接地点,接地点应选择偏僻的地方,以免行人或者车辆破坏接地体。 接地时接地电阻必须小于4欧姆,以保证漏电流的及时泄放。需要注意的是,防雷接地端在泄放雷击电流时由于大地电流的扩散需要一定时间,短时间内会导致大地电位升高,如果LED大屏幕接地连接至防雷接地端,这时大地电位比LED大屏幕要高,雷击电流将会沿顺这地线传递至LED屏体,造成设备损坏。所以LED大屏幕这种保护接地不得联结至防雷接地端上,保护接地端必须距离防雷接地端20米以上。防止地电位的反击。
4. 芯片电源脚怎么判断
8脚mp1584电源芯片测试好坏的方法:首先观察眼角是否正常,眼角是否有断裂,其次用万用表打到电阻档测量电源芯片的芯片的引脚是否有短路的情况,如果有短路说明芯片已经损坏内部损坏,此时此芯片不能够在正常的使用,需要更换一个正常的芯片来替换掉。
5. 芯片电源脚去耦电容
去耦电容的选择不存在与频率的精确对应关系,理论上越大越好,但现实中所有器件都不是理想器件,不论何种电容,ESL、ESR都是必然存在的,于是实际电容的频响曲线明显呈非线性,仅在一 定频率区间内基本符合纯电容的理论计算结果,超出一定界限后就与理论值越差越远,超到一定程度后甚至电容将不再是电容了,这个频率称“自谐振频率”,同样 材料和制造工艺下,容量越小的电容自谐振频率越高。所以去耦电容的选择除了需大致考虑频率外,还要考虑负载的情况,在一定频率之后还得考虑电容的材料和生 产工艺等,在此基础上综合的结果决定去耦电容的容量和种类。 通常数字电路的噪声频率在兆至百兆量级区间,这个区间的噪声采用陶瓷独石介质 的0.1uF电容就可取得合适的效果,如果负载较重或噪声较强,可选择更大容量的电容或用多个电容并联,同样容量和电容材料下,小电容并联的效果强于单一 大电容,频率越高越明显,高频去耦则需采用大小电容并联的方式分别对付不同频谱的噪声。 一般去耦电容的容量选取原则: 100M 以下轻载:0.1uF,重载或存在较大低频噪声的可加并1-10uF的电容,介质材料选择陶瓷或钽为宜; 100M-1000M:前 述+100-1000pF(+10pF),括号内根据频率的高限选择是否需要,小电容的介质选择必须是高频陶瓷,早期则多用云母。 1G以 上:前述+1-10pF,介质最好选择高Q微波陶瓷材料。 高频重载时必须用多个小电容并联切不可直接用大电容。 技术上去耦电容不是一般称的滤波电容,滤波电容指电源系统用的,去藕电容则是分布在器件附近或子电路处主要用于对付器件自身或外源性噪声的特殊滤 波电容,故有特称——去耦电容,去耦指“去除(噪声)耦合”之意。